您当前的位置:五五电子网电子知识单元电路综合-其它数字语音电路的基本原理与时序设计 正文
数字语音电路的基本原理与时序设计

数字语音电路的基本原理与时序设计

点击数:7238 次   录入时间:03-04 11:59:12   整理:http://www.55dianzi.com   综合-其它
    这个电路输出的时隙信号波形见下图。当fsxO是高电平时,fsrl也是高电平,因此1号能够收到0号的语音。其余各路可类推。如果改变各路信号收、发财隙的相对位置,就可以改换通话对象。电路输出的时隙信号波形   以上各设计详见本期配刊光盘的视频教程。完成PLD设计后,把下载电缆连接到图3电路的JTAG接口上,对PLD编程。下载完毕,图3电路就具备了所设计的语音通话功能。把4个电话手柄分别插入图3的JO—J3插座,0号和1号能够相互通话,同时2号和3号也能够相互通话。

上一页  [1] [2] 


本文关键字:语音  综合-其它单元电路 - 综合-其它