数字电路高电平与脉冲上升沿触发
点击数:7501 次 录入时间:03-04 11:42:55 整理:http://www.55dianzi.com 数字电路
CMOS电路属于正逻辑电路,高电平“1”。低电平“0”。对门电路而言,在输入端加上高电平,输出端就会改变状态。例如,有两个输入端的与非门CD4011,只有两个输入端均加上高电平,与非门才输出低电平。
对触发端而言,在触发输入端加上高电平,触发器不发生翻转,只有在触发输入端加上正触发脉冲,触发器才翻转。亦就是说,触发器翻转发生在触发输入端加上脉冲沿上升时刻。很多数字电路初学者很容易混淆这一概念。例如,D触发器CD4013,它有三个输入端:置位端G,复位端R,触发端CP,在S端加上高电平,触发器置位,输出端Q=1,在R端加上高电平时,触发器复位,输出端Q=0,而在CP端加上高电平时,触发器不会发生翻转,只有在CP端加上一个正脉冲,触发器才发生翻转。
本文关键字:高电平 数字电路,电子学习 - 基础知识 - 数字电路