总结
首先,针对存在专用芯片组的常用无线标准,设计分立电路毫无疑问是不可取的。采用分立器件进行设计时,我们拥有相当大的灵活性,但要付出功耗更高的代价。使用直接变频发射机和接收机可以节省空间,但与传统收发器相比,功耗节省可能不大。
双通道器件确实可以节省空间,但须确保通道间泄漏在合理范围内。如果一个集成VCO的PLL可提供合理水平的相位噪声,那么这将是分立RF电路设计中最能节省空间的地方之一。
问答选编
问:ADI公司的RF信号链解决方案具体包括哪些内容?
答:包括框架构建、各组件选型、链路参数设计等。
问: RF信号链与以往的产品差别是什么呢?
答:考虑无线收发器的设计方法时,我们必须尽早决定是否以分立方式构建电路。 要实现蓝牙、Zigbee或GPS等常用无线电标准,采用分立方案意义不大。 同样的道理,高度集成的芯片组除了它的本来的应用外,几乎没有其他用处。一般从空间角度考虑,高度集成的芯片组较佳,但往往灵活性不足,而且性能低于采用分立器件实现的电路。这自然引出下面的问题:是否有一个两全其美的解决方案?也就是说,它既有一定的集成度,可以节省空间,同时能为设计人员提供适当的灵活性。
问:抗干扰问题怎么解决?在集成度较高的方案中,集成VCO的好处是什么?
答:对于集成度较高的方案而言,很多接口都是内部实现的。可以省去了外部接口电路,自然外围电路就少了很多,集成VCO,可以让客户的设计省去了外围的的VCO电路等。
问:在小芯片上实现高集成是否会导致各单元电路间的相互干扰?
答:电路干扰是肯定存在的,但是ADI的完整的芯片集成设计技术可以更好的降低干扰,使集成IC的性能可以满足系统性能的指标要求。
问:为了节约成本和降低体积,兼容各项3G标准,有一种新的可调谐技术,ADI公司在现有的产品是否有这方面的产品?
答:ADI宽带的PLL产品ADF4350可以支持软件调整频率,ADI的宽带调制器ADL5375和DVGA ADL5240/3可以支持宽带工作,ADI的宽带调谐混频器ADL5811/2 可以支持软件调整频率和端口匹配。
问:请问高性能RF信号链的主要特性有哪些?
答:主要特性为更好的动态范围,噪声性能和谐波及杂散的抑制特性,以及灵活的接口和应用性。目前,ADI新的产品基本采用差分信号,这样很好的满足了这些需求。
问:巴伦接口是指什么?
答:巴伦是BALUN的音译,其含义是指平衡——不平衡变换器。巴伦实现的接口间转换,及单端信号转换为差分信号,或将差分信号转换为单端信号。
问:本振的性能怎样?能否满足RF信号链要求?
答:是可以满足RF信号链的需求的。ADF4360是集成VCO的整数N分频锁相环产品,ADF4350是集成VCO的宽带小数N分频锁相环产品,其频率范围从137MHz~4.4GHz。即将推出的还有ADF4351,将拥有更好的相噪性能和更宽的频率输出范围。
问:RF解决方案在PCB设计时需要注意什么?
答:主要注意传输线特征阻抗的匹配,接地,电源去耦等因素。
问:在RF设计中,EMI方面主要考虑的是什么?
答: EMI设计是复杂系统问题,主要是良好接地和屏蔽,在本内传输信号尽量功率小,例如我们现在的调制器和混频器的本振需求功率很小,就可以使得本振传输功率变小,EMI风险就会降低等。
问:集成的RF IC运用于无线基站设备产品的距离受哪些因素影响?
答:对于无线信号传输距离,主要受到发射机发射功率、接收机接收灵敏度、射频工作频段、调制方式、编解码方式等因素影响。
问:ADI高性能RF信号链对电源有特殊要求吗?
答:射频器件大都属于敏感器件,因此为了拥有更好的性能,建议使用电源纹波小的电源,并注意电源去耦。在大功率器件使用中,要注意电源的驱动能力。
问:RF系统设计中如何综合考虑ADC动态范围、噪声等因素?
答: ADI的网站上提供了一些列ADC设计指导的文档,可计算出ADC等效的噪声系数和IIP3特性,从而可以结合信号链一起进行计算。ADC的动态一般我们器件手册上都会有标注,系统的动态一般等于ADC的动态加上前面AGC的动态,这是系统选择AGC和ADC的一个依据。
问:ADI的RF方案在节能方面有什么优势?
答:ADI产品在保证性能的前提下,保证了较低的功耗,且器件大都具有Power-Down功能,以保证更低的功耗。
问:请问注入锁定是什么?
答:注入锁定是一种加快锁定的方式,就是在PLL负反馈稳定前,采用人为加一个电压使得VCO的频率预先到一个频率,这样就使得锁定时间更短。
本文关键字:空间 综合通信技术,通信技术 - 综合通信技术