针对抽取滤波器的输出特性,可以采取相同的设计方法再设计一级抽取滤波器,对前一级输出的数据再次抽取滤波,从而实现多级抽取滤波器结构。
(3)设计灵活且扩展性强
用寄存器存放抽头和系数适用于滤波器阶数较少的情况,如果需要用上百阶的抽取滤波,最好用片内:RAM存放抽头和系
www.55dianzi.com
数,这时只要稍加改动控制器的逻辑设计既可实现。在此基础上,还可实现可编程抽取 滤波器 。
6 结束语
本文以实现抽取率为2的具有线性相位的3阶 FIR 抽取滤波器为例,介绍了一种用XC2V1000型 FPGA 实现FIR抽取滤波器的设计方法。用该方法设计出的抽取滤波器灵活性强、资源利用率高,能广泛应用于 数字接收 领域。
本文关键字:滤波器 DSP/FPGA技术,单片机-工控设备 - DSP/FPGA技术
上一篇:基于FPGA的光电抗干扰电路设计