您当前的位置:五五电子网电子知识单片机-工控设备DSP/FPGA技术G.723.1在DSP数字对讲机基带系统中的应用 正文
G.723.1在DSP数字对讲机基带系统中的应用

G.723.1在DSP数字对讲机基带系统中的应用

点击数:7646 次   录入时间:03-04 11:47:25   整理:http://www.55dianzi.com   DSP/FPGA技术
  5 调试结果分析

  最终在TMS320C5509A上实时实现G.723.1标准。对于1帧语音在高速率6.3 kbps模式下,编解码算法占用时间7.42 ms,算法复杂度为49.5 MIPS;低速率5.3 kbps模式下,编解码占用时间5.34 ms,算法复杂度35.6 MIPS。

  其主要模块代码优化前后占用的时间对比如表1所列。

主要模块代码优化前后占用的时间对比

  整个程序优化后,G.723.1算法占用CPU的资源不到20%,即DSP还有足够的资源对后续的基带算法进行处理。

  结 语

  在工作频率为200 MHz的C5509A自制硬件电路上,实现了对G.723.1标准的实时处理。将2块板子串口相连,收端扬声器可以传出发端传来的实时、连续和清晰的语音。最后优化验证以及整体基带系统的调试结果证明,语音压缩编码方案选用正确,代码优化结果良好,硬件电路设计合理,在频谱带宽、DSP资源有限的条件下,圆满地实现了G.723.1语音压缩编码在对讲机基带数字化系统设计中的应用。从DSP的CPU负载情况看,G.723.1的代码还可进一步优化。若想进一步降低功耗,可采用全汇编实现。



上一页  [1] [2] 


本文关键字:对讲机  DSP/FPGA技术单片机-工控设备 - DSP/FPGA技术

《G.723.1在DSP数字对讲机基带系统中的应用》相关文章>>>